DataSheet.fr

SG5127RD325693SE Datasheet PDF - SMART Modular Technologies


4GByte (512Mx72) DDR3 SDRAM Module

Numéro de référence SG5127RD325693SE
Description 4GByte (512Mx72) DDR3 SDRAM Module
Fabricant SMART Modular Technologies 
Logo SMART Modular Technologies Logo 
avant-première
45 Pages
		
SG5127RD325693SE Datasheet

1 Page

SG5127RD325693SE Fiche technique
SG5127RD325693UU
April 9, 2010
4GByte (512Mx72) DDR3 SDRAM Module - 256Mx4 Based
240-pin DIMM, Registered, Parity, ECC
Features
• Standard = JEDEC
• Configuration = ECC
• Number of Module Ranks = 2
• Number of Devices = 36
• VDD = VDDQ = 1.5V
• VDDSPD = 1.7V to 3.6V
• Cycle Time = 1.5ns
• CAS Latency = 5, 6, 7, 8, 9
• Additive Latency = 0, CL-1, and CL-2
• CAS Write Latency (CWL) = 5, 6, 7
• Burst Length = BC4, BL8, BC4 or BL8 (on the fly)
• Burst Length = Nibble Sequential & Interleave Mode
• Internal Banks per SDRAM = 8
• Refresh = 8K/64ms
• Device Package = FBGA
• Lead Finish = Gold
• Length x Height = 133.35mm x 30.00mm
• No. of sides = Double-sided
• Mating Connector (Examples)
Vertical = AMP - 5-1932000-9
• ZQ calibration supported
• On chip DLL align DQ, DQS and DQS transition
with CK transition
• DM write data-in at both the rising and falling
edges of the data strobe
• All addresses and control inputs latched on the
rising edges of the clock
• Dynamic On Die Termination supported
• Driver strength selected by EMRS
• Asynchronous RESET pin supported
• Write Levelization supported
• 8-bit pre-fetch
Addressing
Device Configuration
Number of Internal Banks
Bank Address
Auto precharge
BC switch on the fly
Row Address
Column Address
256Mx4
8
BA0 - BA2
A10/AP
A12/BC
A0 - A13
A0 - A9, A11
Pin Description Table
Symbol
CK0~CK1,
CK0~CK1
Type
Input
CKE0, CKE1 Input
CS0~CS1
Input
ODT0, ODT1
BA0~BA2
Input
Input
Polarity
Differential
Crossing
Active High
Active Low
Active High
-
Function
CK and CK are differential clock inputs. All the DDR3 SDRAM address/control inputs are sam-
pled on the crossing of the positive edge of CK and the negative edge of CK. Output (read)
data is referenced to the crossing of CK and CK (Both directions of crossing).
Activates the SDRAM CK signal when high and deactivates the CK signal when low. By deacti-
vating the clocks, CKE low initiates the Power Down mode, or the Self Refresh mode.
Enables the associated SDRAM command decoder when low and disables the command
decoder when high. When decoder is disabled, new commands are ignored but previous oper-
ations continue. This signal provides for external rank selection on systems with multiple ranks.
When high, termination resistance is enabled for all DQ, DQS, DQS and DM pins, assuming
this function is enabled on the DRAM.
Selects which SDRAM bank of the eight is activated.
Corporate Headquarters: P. O. Box 1757, Fremont, CA 94538, USA • Tel:(510) 623-1231 • Fax:(510) 623-1434 • E-mail: info@smartm.com
Europe: 5 Kelvin Park South, Kelvin South, East Kilbride, G75 ORH, United Kingdom • Tel: +44-870-870-8747 • Fax: +44-870-870-8757
Asia/Pacific: Plot 18, Lrg Jelawat 4, Kawasan Perindustrian Seberang Jaya 13700, Prai, Penang, Malaysia • Tel: +604-3992909 • Fax: +604-3992903
3

3 Page

SG5127RD325693SE pdf
SG5127RD325693UU
April 9, 2010
Block Diagram
RCS0
RCS1
RCKE0
RCKE1
RODT0
RODT1
DQS0
DQS0
DQ0
DQ1
DQ2
DQ3
240Ω
DQS1
DQS1
DQ8
DQ9
DQ10
DQ11
240Ω
DQS2
DQS2
DQ16
DQ17
DQ18
DQ19
240Ω
DQS3
DQS3
DQ24
DQ25
DQ26
DQ27
240Ω
DQS8
DQS8
CB0
CB1
CB2
CB3
240Ω
DQS4
DQS4
DQ32
DQ33
DQ34
DQ35
240Ω
DQS5
DQS5
DQ40
DQ41
DQ42
DQ43
240Ω
DQS6
DQS6
DQ48
DQ48
DQ50
DQ51
240Ω
DQS7
DQS7
DQ56
DQ57
DQ58
DQ59
240Ω
DQS S CKE ODT
DQS
I/O 0
I/O 1
U00
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U11
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U02
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U17
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U08
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U13B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U05B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U15B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U06B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U00B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U11B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U02B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U17B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U08B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U13
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U05
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U15
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U06
I/O 2
I/O 3
ZQ
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
DQS9
DQS9
DQ4
DQ5
DQ6
DQ7
DQS10
DQS10
DQ12
DQ13
DQ14
DQ15
240Ω
DQS11
DQS11
DQ20
DQ21
DQ22
DQ23
240Ω
DQS12
DQS12
DQ28
DQ29
DQ30
DQ31
240Ω
DQS17
DQS17
CB4
CB5
CB6
CB7
240Ω
DQS13
DQS13
DQ36
DQ37
DQ38
DQ39
240Ω
DQS14
DQS14
DQ44
DQ45
DQ46
DQ47
240Ω
DQS15
DQS15
DQ52
DQ53
DQ54
DQ55
240Ω
DQS16
DQS16
DQ60
DQ61
DQ62
DQ63
240Ω
240Ω
DQS S CKE ODT
DQS
I/O 0
I/O 1
U09
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U10
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U01
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U12
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U03
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U14B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U04B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U16B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U07B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U09B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U10B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U01B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U12B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U03B
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U14
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U04
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U16
I/O 2
I/O 3
ZQ
DQS S CKE ODT
DQS
I/O 0
I/O 1
U07
I/O 2
I/O 3
ZQ
Note: Unless otherwise noted, data resistor values are 15Ω ± 5%.
Corporate Headquarters: P. O. Box 1757, Fremont, CA 94538, USA • Tel:(510) 623-1231 • Fax:(510) 623-1434 • E-mail: info@smartm.com
Europe: 5 Kelvin Park South, Kelvin South, East Kilbride, G75 ORH, United Kingdom • Tel: +44-870-870-8747 • Fax: +44-870-870-8757
Asia/Pacific: Plot 18, Lrg Jelawat 4, Kawasan Perindustrian Seberang Jaya 13700, Prai, Penang, Malaysia • Tel: +604-3992909 • Fax: +604-3992903
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
240Ω
6

6페이지





Constitution45 Pages
Télécharger[ SG5127RD325693SE.PDF ]

Liens de partage


Fiche technique recommandé

RéférenceDescriptionFabricant
SG5127RD325693SE4GByte (512Mx72) DDR3 SDRAM ModuleSMART Modular Technologies
SMART Modular Technologies
SG5127RD325693SF4GByte (512Mx72) DDR3 SDRAM ModuleSMART Modular Technologies
SMART Modular Technologies


RéférenceDescriptionFabricant
AAT3221The AAT3221 and AAT3222 NanoPower™ Low Drop Out (LDO) linear regulators are ideal for portable applications where extended battery life is critical.Skyworks
Skyworks
GFB60N03N-Channel Enhancement-Mode MOSFET, Advanced Trench Process Technology, High Density Cell Design for Ultra Low On-ResistanceGeneral Semiconductor
General Semiconductor
H6060The H6060 is a monolithic low-power CMOS device combining a programmable timer and a series of voltage comparators on the same chip.EM Microelectronic - MARIN SA
EM Microelectronic - MARIN SA
IT8772EThe IT8772E is a highly integrated Super I/O using the Low Pin Count Interface. It provides the most commonly used legacy Super I/O functionality plus the latest Environment Control initiatives, including H/W Monitor and Fan Speed Controller.ITE
ITE

Un datasheet est un document fourni par le constructeur du composant, où figurent toutes les données techniques sur le produit: puissance dissipée, courant maximal, tension de seuil, tension de claquage, température de stockage, etc. Ils sont en général fournis gratuitement, et se présentent très régulièrement sous la forme d'un document pdf.


Index : 0  1  2  3  4  5  6  7  8  9  A  B  C  D  E  F  G  H  I  J  K  L  M  N  O  P  Q  R  S  T  U  V  W  X  Y  Z





www.DataSheet.fr    |   2017   |  Contactez-nous    |   Recherche